您好,欢迎光临电子应用网![登录] [免费注册] 返回首页 | | 网站地图 | 反馈 | 收藏
在应用中实践
在实践中成长
  • 应用
  • 专题
  • 产品
  • 新闻
  • 展会
  • 活动
  • 招聘
当前位置:电子应用网 > 新闻中心 > 正文

Altera Stratix V GX FPGA实现了与PCIe Gen3的兼容,名列PCI-SIG Integrators名录

2013年05月23日10:05:06 本网站 我要评论(2)字号:T | T | T
关键字:应用 

 

Altera产品营销资深总监Patrick Dorsey评论说:“Stratix V FPGA被PCIe Gen 3 Integrators名录收录表明我们的高性能器件非常成功。高性能Stratix V和PCIe Gen3能够一起无缝工作,需要它们的客户现在可以充满信心的设计系统。此外,我们新的DMA参考设计简化并加速了高性能PCIe Gen3x8硬件的开发。”

 

Altera DMA参考设计重点突出了需要PCIe Gen3x8的Stratix V设计的功能。通过展示理论较大峰值带宽,参考设计表明Altera的Gen3解决方案几乎能够实现Gen3系统的全部带宽,或者Gen3数据速率。而且,通过展示高达11 GB/秒的同时读/写操作,设计显示了客户在实际实现时能够使用多大带宽。DMA参考设计的特性包括:

 

·        与实例设计一同工作的Linux驱动

·        峰值吞吐量(250MHz时,256位142周期)

·        7.1 GB/s:背靠背Tx存储器写256字节负载

·        7.0 GB/s:背靠背Rx读完成吞吐量

·        同时读/写操作:11.4GB/秒

 

面向PCIe Gen3的Altera Stratix V GX FPGA

Stratix V FPGA具有四个硬核PCIe Gen3x8知识产权(IP)模块。PCIe Gen3 IP模块支持x1、x2、x4和x8通路配置,每个通路传送速率高达8-Gbps,与前一版本的Gen2 x8相比,使用Gen3 x8通路,吞吐量提高了两倍。与相应的软核实施方案相比,Stratix V FPGA中的PCIe IP硬核模块节省了100,000多个逻辑单元。硬核PCIe Gen3 IP模块将PCIe协议堆栈嵌入到FPGA中,包括了收发器模块、物理层、数据链路层和会话层。Stratix V FPGA的PCIe Gen3 IP面向PCIe基本规范Rev 3.0、2.x和1.x。

 

Altera提供其全系列产品全面的PCI-SIG兼容解决方案,这些产品经过优化满足了关键应用需求。这些解决方案包括支持端点、桥接、交换和根端口功能的可配置PCIe IP内核和开发板。

 

供货信息

Altera Stratix V GX FPGA目前已经开始成品发售。Quartus® II软件13.0版下载中提供DMA参考设计。

如果有其他问题,或者需要了解订购信息,请联系您当地的Altera销售代表或者授权代理商。

 

Altera简介

Altera®的可编程解决方案帮助电子系统设计人员快速高效地实现创新,突出产品优势,赢得市场竞争。Altera提供FPGA、SoC、CPLD和ASIC以及软件工具、知识产权、嵌入式处理器和客户支持,为全世界客户提供高价值可编程解决方案。请通过Facebook、Twitter、LinkedIn、Google+和RSS关注Altera,订阅产品更新电子邮件和新闻快报。

网友评论:已有2条评论 点击查看
登录 (请登录发言,并遵守相关规定)
如果您对新闻频道有任何意见或建议,请到交流平台反馈。【反馈意见】
关于我们 | 联系我们 | 本站动态 | 广告服务 | 欢迎投稿 | 友情链接 | 法律声明
Copyright (c) 2008-2024 01ea.com.All rights reserved.
电子应用网 京ICP备12009123号-2 京公网安备110105003345号